Perangkat Lunak Intel FPGA IP Prosesor Nios V

Catatan Rilis Intel® FPGA IP Prosesor Nios® V
Nomor versi Intel® FPGA IP (XYZ) dapat berubah dengan setiap versi perangkat lunak Intel Quartus® Prime. Perubahan dalam:
- X menunjukkan revisi besar dari IP. Jika Anda memperbarui perangkat lunak Intel Quartus Prime, Anda harus membuat ulang IP.
- Y menunjukkan IP menyertakan fitur baru. Regenerasi IP Anda untuk memasukkan fitur-fitur baru ini.
- Z menunjukkan IP mencakup perubahan kecil. Regenerasi IP Anda untuk menyertakan perubahan ini.
Informasi Terkait
- Manual Referensi Prosesor Nios V
Memberikan informasi tentang tolok ukur kinerja prosesor Nios V, arsitektur prosesor, model pemrograman, dan implementasi inti (Panduan Pengguna Intel Quartus Prime Pro Edition).
- Nios II dan Catatan Rilis IP Tertanam
- Buku Panduan Desain Prosesor Tertanam Nios V
Menjelaskan cara paling efektif menggunakan alat, merekomendasikan gaya desain, dan praktik untuk mengembangkan, men-debug, dan mengoptimalkan sistem tersemat menggunakan prosesor Nios® V dan alat yang disediakan Intel (Panduan Pengguna Intel Quartus Prime Pro Edition). - Buku Pegangan Pengembang Perangkat Lunak Prosesor Nios® V
Menjelaskan lingkungan pengembangan perangkat lunak prosesor Nios® V, alat yang tersedia, dan proses membangun perangkat lunak untuk dijalankan pada prosesor Nios® V (Panduan Pengguna Intel Quartus Prime Pro Edition).
Prosesor Nios® V/m Prosesor Intel FPGA IP (Intel Quartus Prime Pro Edition) Catatan Rilis
Prosesor Nios® V/m Intel FPGA IP v22.3.0
Tabel 1. v22.3.0 2022.09.26
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 22.3 | • Logika prefetch yang disempurnakan. Memperbarui kinerja dan angka benchmark berikut:
— FMAX — Daerah — Batu kering — Tanda Inti • Hapus parameter exceptionOffset dan exceptionAgent dari _hw.tcl. Catatan: Hanya generasi BSP yang terpengaruh. Tidak berdampak pada RTL atau sirkuit. • Mengubah penyetelan ulang debug: — Menambahkan port ndm_reset_in — Mengganti nama dbg_reset menjadi dbg_reset_out. |
– |
Prosesor Nios® V/m Intel FPGA IP v21.3.0
Tabel 2.v21.3.0 2022.06.21
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 22.2 | • Menambahkan antarmuka permintaan reset
• Menghapus sinyal yang tidak terpakai yang menyebabkan antarmuka gerendel • Memperbaiki masalah penyetelan ulang debug: — Memperbarui perutean ndmreset untuk mencegah modul debug mengatur ulang. |
– |
Prosesor Nios® V/m Intel FPGA IP v21.2.0
Tabel 3. v21.2.0 2022.04.04
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 22.1 | • Menambahkan desain baru exampfile dalam editor parameter inti IP Intel FPGA Prosesor Nios® V/m:
— UC/TCP-IP IPerf Kelample Desain — Server Soket Sederhana UC/TCP-IP Kelample Desain |
– |
| • Perbaikan Bug:
— Mengatasi masalah yang menyebabkan akses yang tidak dapat diandalkan ke CSR MARCHID, MIMPID, dan MVENDORID. — Mengaktifkan kemampuan reset dari modul debug untuk memungkinkan inti diatur ulang melalui debugger. — Dukungan yang diaktifkan untuk pemicu. Inti prosesor Nios V mendukung 1 pemicu. — Mengatasi peringatan sintesis yang dilaporkan dan masalah serat. — Mengatasi masalah dari ROM debug yang menyebabkan kerusakan pada vektor pengembalian. — Memperbaiki masalah yang mencegah akses ke GPR 31 dari modul debug. |
– |
Prosesor Nios V/m Intel FPGA IP v21.1.1
Tabel 4. v21.1.1 2021.12.13
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 21.4 | • Perbaikan Bug:
— Register pemicu dapat diakses tetapi pemicu tidak didukung masalah diperbaiki. |
Pengecualian instruksi ilegal diminta saat mengakses register pemicu. |
| • Menambahkan Ex Desain baruampfile di editor parameter inti IP Intel FPGA Prosesor Nios V/m.
— Bootloader GSFI Example Desain — SDM Bootloader Example Desain |
– |
Prosesor Nios V/m Intel FPGA IP v21.1.0
Tabel 5.v21.1.0 2021.10.04
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 21.3 | Rilis Awal | – |
Prosesor Nios V/m Intel FPGA IP (Intel Quartus Prime Standard Edition) Catatan Rilis
Prosesor Nios V/m Intel FPGA IP v1.0.0
Tabel 6. v1.0.0 2022.10.31
| Versi Intel Quartus Prime | Keterangan | Dampak |
| 22.1std | Rilis awal. | – |
Arsip
Edisi Intel Quartus Prime Pro
Arsip Manual Referensi Prosesor Nios V
Untuk versi terbaru dan sebelumnya dari panduan pengguna ini, lihat Manual Referensi Prosesor Nios® V. Jika IP atau versi perangkat lunak tidak terdaftar, panduan pengguna untuk versi IP atau perangkat lunak sebelumnya akan berlaku.
Versi IP sama dengan versi perangkat lunak Intel Quartus Prime Design Suite hingga v19.1. Dari perangkat lunak Intel Quartus Prime Design Suite versi 19.2 atau lebih baru, inti IP memiliki skema versi IP baru.
Arsip Buku Panduan Desain Prosesor Tertanam Nios V
Untuk panduan pengguna versi terbaru dan sebelumnya, lihat Buku Pegangan Desain Prosesor Tertanam Nios® V. Jika IP atau versi perangkat lunak tidak terdaftar, panduan pengguna untuk versi IP atau perangkat lunak sebelumnya akan berlaku.
Versi IP sama dengan versi perangkat lunak Intel Quartus Prime Design Suite hingga v19.1. Dari perangkat lunak Intel Quartus Prime Design Suite versi 19.2 atau lebih baru, inti IP memiliki skema versi IP baru.
Arsip Buku Panduan Pengembang Perangkat Lunak Prosesor Nios V
Untuk versi terbaru dan sebelumnya dari panduan pengguna ini, lihat Buku Pegangan Pengembang Perangkat Lunak Prosesor Nios® V. Jika IP atau versi perangkat lunak tidak terdaftar, panduan pengguna untuk versi IP atau perangkat lunak sebelumnya akan berlaku.
Versi IP sama dengan versi perangkat lunak Intel Quartus Prime Design Suite hingga v19.1. Dari perangkat lunak Intel Quartus Prime Design Suite versi 19.2 atau lebih baru, inti IP memiliki skema versi IP baru.
Intel Quartus Edisi Standar Perdana
Lihat panduan pengguna berikut untuk informasi tentang prosesor Nios V untuk Intel Quartus Prime Standard Edition.
Informasi Terkait
- Nios® V Embedded Processor Design Handbook Menjelaskan cara paling efektif menggunakan alat, merekomendasikan gaya desain, dan praktik untuk mengembangkan, men-debug, dan mengoptimalkan sistem tertanam menggunakan prosesor Nios® V dan alat yang disediakan Intel (Panduan Pengguna Intel Quartus Prime Standard Edition ).
Manual Referensi Prosesor Nios® V
- Memberikan informasi tentang tolok ukur performa prosesor Nios V, arsitektur prosesor, model pemrograman, dan implementasi inti (Panduan Pengguna Intel Quartus Prime Standard Edition).
Buku Pegangan Pengembang Perangkat Lunak Prosesor Nios® V
- Menjelaskan lingkungan pengembangan perangkat lunak prosesor Nios® V, alat yang tersedia, dan proses membangun perangkat lunak untuk dijalankan pada prosesor Nios® V (Panduan Pengguna Intel Quartus Prime Standard Edition).
Catatan Rilis Intel® FPGA IP Prosesor Nios® V 8
Dokumen / Sumber Daya
![]() |
intel Nios V Prosesor Intel FPGA IP Software [Bahasa Indonesia:] Panduan Pengguna Prosesor Nios V Intel FPGA IP Software, Prosesor Intel FPGA IP Software, FPGA IP Software, IP Software, Software |
![]() |
Prosesor intel Nios V Intel FPGA IP [Bahasa Indonesia:] Panduan Pengguna Prosesor Nios V Intel FPGA IP, Prosesor Intel FPGA IP, Intel FPGA IP, FPGA IP, IP |






